Index was outside the bounds of the array. 文章摘要
|本期目录/Table of Contents|

[1]邵琦,周灏,来金梅. 带DLL反馈的延迟内插法TDC在FPGA上的实现[J].复旦学报(自然科学版),2015,01:79-84.
点击复制

 带DLL反馈的延迟内插法TDC在FPGA上的实现(PDF)

《复旦学报》(自然科学版)[ISSN:/CN:]

期数:
2015年01
页码:
79-84
栏目:
出版日期:
2015-02-05

文章信息/Info

Title:
-
作者:
 邵琦周灏来金梅
Author(s):
-
关键词:
-
Keywords:
-
分类号:
-
DOI:
-
文献标识码:
A
摘要:
 本文设计了在FPGA上实现的一款带全数字的延时锁定环(DLL)反馈的TDC电路,该TDC采用了延迟内插法延迟链结构.解决了利用FPGA配置电路对FPGA内部开关参数进行高低温(-55~125℃)测试的问题.延迟链选择的是FPGA中快速进位链,在0.18μm工艺FPGA上,分辨率在25℃下能达到167ps.与另外一种在反熔丝结构FPGA上实现的TDC相比,分辨率在0℃,25℃,50℃分别提高了16.8%,16.5%,16.7%.在相同温度下,分辨率的变化基本保持一致,但反熔丝FPGA上的TDC需要对编码链进行反复的调整,而本文的TDC通过DLL锁定就可以完成对延迟链的调整,大大减小了开发和设计的时间和成本.
Abstract:

参考文献/References

备注/Memo

备注/Memo:
更新日期/Last Update: 2015-02-06