Index was outside the bounds of the array. 文章摘要
|本期目录/Table of Contents|

[1]赵远新,李〓巍.一种应用于全数字锁相环的小数分频器设计[J].复旦学报(自然科学版),2015,02:148-155.
点击复制

一种应用于全数字锁相环的小数分频器设计(PDF)

《复旦学报》(自然科学版)[ISSN:/CN:]

期数:
2015年02
页码:
148-155
栏目:
出版日期:
2015-04-14

文章信息/Info

Title:
-
作者:
赵远新李〓巍
Author(s):
-
关键词:
-
Keywords:
-
分类号:
-
DOI:
-
文献标识码:
A
摘要:
文章针对宽带全数字锁相环(AllDigital PhaseLocked Loop, ADPLL)架构的频率综合器设计了一种适合的宽分频范围的小数分频器.由于经典的宽分频范围的小数分频器结构在边界处会发生失效,文章在分析其他解决方案的同时,提出了利用可变延时单元进行固定相位校准的解决方法.本设计的可变分频比分频器分频比范围为32~127,输入频率为1.8~3.7GHz,面积为0.46mm×0.24mm.测试结果显示,本设计有效地解决了经典宽分频范围的小数分频器结构在边界处会发生失效的问题.
Abstract:

参考文献/References

备注/Memo

备注/Memo:
更新日期/Last Update: 2015-04-15